目录

银杏科技有限公司旗下技术文档发布平台
技术支持电话0379-69926675-801
技术支持邮件Gingko@vip.163.com
版本 日期 作者 修改内容
V1.0 2020-06-29 gingko 初次建立

实验二十三:Slave Serial模式配置FPGA

一、实验目的与意义

  1. 了解Xilinx FPGA的配置模式。
  2. 学习Xilinx FPGA的Slave Serial配置模式原理。
  3. 掌握Xilinx FPGA的Slave Serial配置模式过程。

二、实验设备及平台

  1. iCore4TX 双核心板点击购买
  2. J-link(或相同功能)的仿真器。
  3. Micro USB线缆。
  4. 装有Keil开发软件的平台。

三、实验原理

图  23-1 1.Slave Serial mode

图  23-2 Slave Serial模式下FPGA信号线如23-3中所示,各信号定义参考图23-4表格。 图  23-3 图  23-4 明白了这几个信号的含义,再来看一下PS配置模式的时序图: 图  23-5

2.生成配置文件

1、打开ISE工程,以实验八工程为例,右键点击Generate Programming FileProcess Properties…。 图  23-6 2、找到 -g Binary: 行后面的Value,并打勾;选中次项的功能是创建Binary 格式配置文件。然后点击OK。 图  23-7 3、返回工程界面后重新编译,即可生成配置的.bin文件。 图  23-8

四、操作步骤:

图  23-9

五、实验现象:

图  23-10