跳至内容
用户工具
登录
站点工具
搜索
工具
显示页面
修订记录
反向链接
最近更改
媒体管理器
网站地图
登录
>
最近更改
媒体管理器
网站地图
您的足迹:
icore3_fpga_6
本页面只读。您可以查看源文件,但不能更改它。如果您觉得这是系统错误,请联系管理员。
| **银杏科技有限公司旗下技术文档发布平台** |||| |技术支持电话|**0379-69926675-801**||| |技术支持邮件|Gingko@vip.163.com||| ^ 版本 ^ 日期 ^ 作者 ^ 修改内容 ^ | V1.0 | 2019-02-17 | gingko | 初次建立 | ===== 实验六:计数器实验——计数器使用 ===== ==== 一、 实验目的与意义 ==== - 了解计数器 - 掌握基础计数器的使用方法 - 掌握 QuartusII 集成开发环境使用方法 ==== 二、 实验设备及平台 ==== - iCore3 双核心板。[[https://item.taobao.com/item.htm?id=524229438677|点击购买]] - Blaster(或相同功能)仿真器。[[https://item.taobao.com/item.htm?id=554869837940|点击购买]] - Mico USB 线缆。 - QuartusII 开发平台。 - 装有 WIN XP(及更高版本)系统的计算机。 ==== 三、 实验原理 ==== * 计数器是Verilog代码设计中常用的控制方式。FPGA的逻辑设计包括组合逻辑和时序逻辑,而时序逻辑的控制基础就是对时钟周期计数。计数器以系统时钟的上升沿或者下降沿为触发条件,以系统时钟的上升沿为例,当时钟的上升沿到来时,寄存器进行加1操作。当加到设定的数值时,对寄存器清零,从新开始计数。如此便可以一定数目的系统时钟周期为周期,进行时序控制或者分频操作。 * 本次实验的设计是,计数器在每个时钟上升沿加一,达到设定值自动清零,重新开始计数。计数器计满时改变 LED 的状态(LED 闪烁),通过改变计数器的大小可以改变 LED 闪烁的频率。 {{ :icore3:icore3_fpga_6_1.png?direct |}} * 从上图可以直观的看到,每当计数器加满1000 000,FPGA_LEDR的逻辑状态就发生反转,亦即LED闪烁。 ==== 四、 实验步骤 ==== - 把仿真器与 iCore3 的 JTAG 调试口连接; - 把 iCore3 通过 Micro USB 线与计算机连接,为 iCore3 供电; - 打开本实验工程; - 打开 Signal_TapII 逻辑分析仪查看计数器变化; ==== 五、 实验现象 ==== 看到 iCore3 双核心板上与 FPGA 相连的三色 LED(PCB 上标示为 FPGA▪LED)闪烁,打开 逻辑分析仪可以看到计数器的变化及 LED 信号的切换。
icore3_fpga_6.txt
· 最后更改: 2022/03/18 15:39 由
sean
页面工具
显示页面
修订记录
反向链接
回到顶部